apibūdinimas
Itin mažos galios, akimirksniu įjungiamų, nepastovių PLD MachXO2 šeima turi šešis įrenginius, kurių tankis svyruoja nuo 256 iki 6864 peržiūros lentelių (LUT).Be LUT pagrįstos, nebrangios programuojamos logikos, šiuose įrenginiuose yra integruota blokinė RAM (EBR), paskirstytoji RAM, vartotojo atmintis (UFM), fazės užrakintos kilpos (PLL), iš anksto suprojektuotas šaltinio sinchroninis įvesties / išvesties palaikymas, išplėstinis konfigūracijos palaikymas. įskaitant dvigubo įkrovimo galimybę ir sustiprintas dažniausiai naudojamų funkcijų, tokių kaip SPI valdiklis, I2 C valdiklis ir laikmatis/skaitiklis, versijas.Šios funkcijos leidžia šiuos įrenginius naudoti mažų sąnaudų, didelės apimties vartotojų ir sistemos programose.MachXO2 įrenginiai sukurti naudojant 65 nm nepastovią mažos galios procesą.Įrenginio architektūra turi keletą funkcijų, tokių kaip programuojami mažo svyravimo diferencialiniai įvesties / išvesties jungtys ir galimybė dinamiškai išjungti įvesties / išvesties bankus, mikroschemos PLL ir generatorius.Šios funkcijos padeda valdyti statinį ir dinaminį energijos suvartojimą, todėl visiems šeimos nariams sumažėja statinė galia.MachXO2 įrenginiai yra dviejų versijų – itin mažos galios (ZE) ir didelio našumo (HC ir HE) įrenginiai.Itin mažos galios įrenginiai siūlomi trijų –1, –2 ir –3 greičio laipsnių, iš kurių –3 yra greičiausias.Panašiai didelio našumo įrenginiai siūlomi trijų greičio lygių: –4, –5 ir –6, o –6 yra greičiausias.HC įrenginiai turi vidinį linijinį įtampos reguliatorių, kuris palaiko išorinę 3,3 V arba 2,5 V VCC maitinimo įtampą. ZE ir HE įrenginiai kaip išorinę VCC maitinimo įtampą priima tik 1,2 V.Išskyrus maitinimo įtampą, visų trijų tipų įrenginiai (ZE, HC ir HE) yra funkciškai suderinami ir suderinami vienas su kitu.MachXO2 PLD galima įsigyti su daugybe pažangių paketų be halogenų: nuo erdvę taupančių 2,5 mm x 2,5 mm WLCSP iki 23 mm x 23 mm fpBGA.MachXO2 įrenginiai palaiko tankio perkėlimą tame pačiame pakete.1-1 lentelėje parodytas LUT tankis, paketas ir I/O parinktys bei kiti pagrindiniai parametrai.Iš anksto suprojektuota šaltinio sinchroninė logika, įdiegta MachXO2 įrenginių šeimoje, palaiko platų sąsajų standartų spektrą, įskaitant LPDDR, DDR, DDR2 ir 7:1 ekrano įvesties/išvadas.
Specifikacijos: | |
Atributas | Vertė |
Kategorija | Integriniai grandynai (IC) |
Įterptieji – FPGA (lauke programuojamų vartų masyvas) | |
Mfr | Grotelių puslaidininkių korporacija |
Serija | MachXO2 |
Paketas | Padėklas |
Dalies būsena | Aktyvus |
LAB/CLB skaičius | 160 |
Loginių elementų/ląstelių skaičius | 1280 m |
Iš viso RAM bitai | 65536 |
I/O skaičius | 107 |
Įtampa – maitinimas | 2,375 V ~ 3,465 V |
Montavimo tipas | Paviršinis montavimas |
Darbinė temperatūra | -40°C ~ 100°C (TJ) |
Pakuotė / Dėklas | 144-LQFP |
Tiekėjo įrenginių paketas | 144-TQFP (20 x 20) |
Bazinis gaminio numeris | LCMXO2-1200 |